●検索結果

指定した条件

職種 : 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
正社員

信号処理・デジタル・回路エンジニアIoT向け次世代通信LSI開発

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 ■業務内容
・LSI設計の中で通信アルゴリズム設計からRTL設計,論理合成までを担当します。
・アナログ部は事業部内別チーム,レイアウト設計,LSIテスト設計はソニーグループ内別チームと協業して開発します。
・アルゴリズム設計にはC/C++/Matlabなどを使用します.RTL設計にはVerilog-HDL,vcs,DesignCompilerなどを使用します。

応募条件

学歴 高専卒以上
語学力 ■必須
英文の規格書・論文・仕様書を理解するのに支障がないこと。

■尚可
海外のエンジニアとの共同開発もあるので、技術ミーティングで意思疎通できるレベルの英会話力があることが望ましい。
スキル・資格 ■必須:
・信号処理分野での開発経験
・通信分野での開発経験

■尚可
・通信・放送分野でのアルゴリズム開発
・C/C++/Matlabなどを用いての原理シミュレータ開発
・Verilog-HDLを用いたデジタル回路設計
・FPGA基板を用いたプロトタイプ評価
・組込みCPU,DSPのFW開発
応募条件 ■必須
・通信分野の基礎知識があり、あらゆる課題に対して前向きに取り組める人。
・各種制約の中でバランスのとれた判断ができ、品質向上に強い意志を持っている人。

■尚可
立場の違う人、バックグラウンドの異なる人とも共に業務を進められるような高いコミュニケーション能力を持っている人。

勤務地

勤務地 神奈川県

勤務体系

雇用区分 正社員
勤務時間 勤務時間は7時間45分 (標準労働時間帯 9:00〜17:30)
コアタイム 9:30〜15:30として出勤退勤時間を選択できる月間フレックスタイム制あり

給与待遇

年収 600万円以上
休日休暇 完全週休2日制 (土・日)、フレックスホリデー (個人が設定できる連続休暇制度)、年末年始休暇、会社休日 (年間125日/2017年) 、年次有給休暇 (初年度17日、最大24日)
年間休暇平均取得日数 平均20日
福利厚生 社会保険完備 (健康・厚生年金・雇用・労災)、財形貯蓄制度、社員持株会、独身寮など
自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

研究開発エンジニア ビジョン認識システムソフトウエア

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 画像認識や機械学習を高速・低消費電力で実行するビジョン認識システムの実現は、今後の新カテゴリ商品群をタイムリーにリリースしていくために不可欠です。我々はビジョン認識システムにおけるシステムアーキテクチャ、システムソフトウェア、並列処理技術などの技術開発とそれらの技術の統合をおこない次世代商品へのシステムソフトウェアの導入まで一貫して開発します。
特に高速・低消費電力を実現するためにGPUやDSP、FPGA等様々なハードウェアの性能を出し切る事が重要です。並列コンピューティングに適したプログラミングモデルや並列化コンパイラを開発し、Deep Learningを初めとする新しい技術やアルゴリズムをいち早く実現していくこと。
募集背景 全体をリードする人材や実際に開発を担当する人材が不足しています。特に、30歳前後の人員が不足しており、次世代を担う人材を強化するため、募集を行います。

応募条件

学歴 高専卒以上
語学力 英語での技術コミュニケーションができることが望ましい。
スキル・資格 下記の内、1つ以上の実務経験または知識がある方。
- 画像認識系アルゴリズムの技術。カメラ制御・ISPに関する技術。
- プロセッサシミュレータやコンパイラ等の開発環境技術。
- 並列プログラミング技術(OpenCLやCUDAなどのヘテロジニアス環境、またはマルチコアCPUやSIMD)。
- RTLによるFPGA論理合成技術

ハードウェアシステム、ハードウェアアーキテクチャ、並列処理アーキテクチャに関する知識もあると良い。
応募条件 自ら進んで最新技術にチャレンジし、課題を解決していくことが出来る方。
ハードウェアにも興味があるなど、自身の専門領域に固執せず好奇心旺盛な方。
周囲と協調でき貪欲に近接知識の習得しつつ適切なアーキテクチャを提案し開発を進められる方。
自身の専門領域だけでなく全体を俯瞰して解決すべき問題を定義し局所解ではなく最適解を模索できる方。

勤務地

勤務地 東京都

勤務体系

雇用区分 正社員
勤務時間 勤務時間は7時間45分 (標準労働時間帯 9:00〜17:30)
コアタイム 9:30〜15:30として出勤退勤時間を選択できる月間フレックスタイム制あり

給与待遇

年収 600万円以上
休日休暇 完全週休2日制 (土・日)、フレックスホリデー (個人が設定できる連続休暇制度)、年末年始休暇、会社休日 (年間125日/2017年) 、年次有給休暇 (初年度17日、最大24日)
年間休暇平均取得日数 平均20日
福利厚生 社会保険完備 (健康・厚生年金・雇用・労災)、財形貯蓄制度、社員持株会、独身寮など
自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

信号処理・デジタル回路エンジニア

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 ・LSI設計の中で通信アルゴリズム設計からRTL設計,論理合成までを担当します。
・アナログ部は事業部内別チーム,レイアウト設計,LSIテスト設計はソニーグループ内別チームと協業して開発します。
・アルゴリズム設計にはC/C++/Matlabなどを使用します.RTL設計にはVerilog-HDL,vcs,DesignCompilerなどを使用します。

応募条件

学歴 高専卒以上
語学力 ■必須
英文の規格書・論文・仕様書を理解するのに支障がないこと。

■尚可
海外のエンジニアとの共同開発もあるので、技術ミーティングで意思疎通できるレベルの英会話力があることが望ましい。
スキル・資格 ■必須:
・信号処理分野での開発経験
・通信分野での開発経験

■尚可
・通信・放送分野でのアルゴリズム開発
・C/C++/Matlabなどを用いての原理シミュレータ開発
・Verilog-HDLを用いたデジタル回路設計
・FPGA基板を用いたプロトタイプ評価
・組込みCPU,DSPのFW開発
応募条件 ■必須
・通信分野の基礎知識があり、あらゆる課題に対して前向きに取り組める人。
・各種制約の中でバランスのとれた判断ができ、品質向上に強い意志を持っている人。

■尚可
立場の違う人、バックグラウンドの異なる人とも共に業務を進められるような高いコミュニケーション能力を持っている人。

勤務地

勤務地 神奈川県

勤務体系

雇用区分 正社員
勤務時間 勤務時間は7時間45分 (標準労働時間帯 9:00〜17:30)
コアタイム 9:30〜15:30として出勤退勤時間を選択できる月間フレックスタイム制あり

給与待遇

年収 600万円以上
休日休暇 完全週休2日制 (土・日)、フレックスホリデー (個人が設定できる連続休暇制度)、年末年始休暇、会社休日 (年間125日/2017年) 、年次有給休暇 (初年度17日、最大24日)
年間休暇平均取得日数 平均20日
福利厚生 社会保険完備 (健康・厚生年金・雇用・労災)、財形貯蓄制度、社員持株会、独身寮など
自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

通信技術系エンジニア

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 設計業務においては、現行の携帯電話やWiFiシステム用MMICの商品設計に加え、ミリ波・Sub-6GHz対応MMICの開発も、先端シミュレーションを用いて行います。
評価業務においては、携帯電話向けRFデバイスの評価業務を中心とした商品化推進、製造支援を行います。
RFデバイス(アンテナスイッチ等)のボード評価を行い、開発品の評価や顧客要求に応じたデータ取得などを行います。

応募条件

学歴 高専卒以上
語学力 英語:
TOEICで500点程度(650点程度あれば尚可)
英語の仕様書等を読んで理解でき、簡単な英語資料が作成できるレベル
スキル・資格 ■必須:
アナログ回路・RFデバイスの設計・開発、それらデバイス評価経験(評価用の測定器を使った経験)のいずれかを有する

■尚可
LNA設計、PA設計、ミリ波回路設計の経験あれば尚可
応募条件 ・バイタリティとフットワークのある方
・数人のチームで連携して業務を進められる方
・携帯電話そのものやその内部部品のビジネスに興味のある方

勤務地

勤務地 神奈川県
転勤 あり

勤務体系

雇用区分 正社員
勤務時間 勤務時間は7時間45分 (標準労働時間帯 9:00〜17:30)
コアタイム 9:30〜15:30として出勤退勤時間を選択できる月間フレックスタイム制あり

給与待遇

年収 600万円以上
休日休暇 完全週休2日制 (土・日)、フレックスホリデー (個人が設定できる連続休暇制度)、年末年始休暇、会社休日 (年間125日/2017年) 、年次有給休暇 (初年度17日、最大24日)
年間休暇平均取得日数 平均20日
福利厚生 社会保険完備 (健康・厚生年金・雇用・労災)、財形貯蓄制度、社員持株会、独身寮など
自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

CMOSセンサー回路設計エンジニア チームリーダー

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 CMOSセンサー回路設計エンジニア
新型イメージセンサーやセンシングデバイス、センシングシステムを実現するための新規回路の企画構想、デバイス仕様検討、ロジック仕様/RTL設計 或いは アナログ回路/レイアウト設計、検証、評価を行う。
それに必要な多くの関連部署(セット、 プロセスエンジニア、製造部署、etc.)と連携してデバイス開発を推進する。

応募条件

学歴 高専卒以上
語学力 【必須】
TOEIC 650点以上

【尚可】
英語:海外の関連会社や研究機関・企業との技術的な議論や共同開発ができる
スキル・資格 【必須】
イメージセンサー 或いは 半導体デバイスの回路設計の経験

【尚可】
・アナログとロジック 或いは 新しいデバイス技術など複数の専門領域に跨る技術の開発経験
・海外の関連会社や研究機関・企業との技術的な議論や共同開発ができる英語力
応募条件 【必須】
・新しい技術に挑戦し、困難を乗り越えて技術を実現する実力の有る方。
・新しいものにアグレッシブに挑戦する気概をお持ちで、周囲を巻き込みながらリードして大きな目標を達成できる方。
・専門領域や組織を越えて、協調しながら、リードして業務を進めるバイタリティのある方。

【尚可】
リーダー経験のある方

勤務地

勤務地 神奈川県

勤務体系

雇用区分 正社員
勤務時間 勤務時間は7時間45分 (標準労働時間帯 9:00〜17:30)
コアタイム 9:30〜15:30として出勤退勤時間を選択できる月間フレックスタイム制あり

給与待遇

年収 600万円以上
休日休暇 完全週休2日制 (土・日)、フレックスホリデー (個人が設定できる連続休暇制度)、年末年始休暇、会社休日 (年間125日/2017年) 、年次有給休暇 (初年度17日、最大24日)
年間休暇平均取得日数 平均20日
福利厚生 社会保険完備 (健康・厚生年金・雇用・労災)、財形貯蓄制度、社員持株会、独身寮など
自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

信号処理・デジタル回路エンジニア

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 ・LSI設計の中で通信アルゴリズム設計からRTL設計,論理合成までを担当します。
・アナログ部は事業部内別チーム,レイアウト設計,LSIテスト設計は別チームと協業して開発します。
・アルゴリズム設計にはC/C++/Matlabなどを使用します.RTL設計にはVerilog-HDL,vcs,DesignCompilerなどを使用します。

応募条件

学歴 高専卒以上
語学力 ■必須
英文の規格書・論文・仕様書を理解するのに支障がないこと。

■尚可
海外のエンジニアとの共同開発もあるので、技術ミーティングで意思疎通できるレベルの英会話力があることが望ましい。
スキル・資格 ■必須:
・信号処理分野での開発経験
・通信分野での開発経験

■尚可
・通信・放送分野でのアルゴリズム開発
・C/C++/Matlabなどを用いての原理シミュレータ開発
・Verilog-HDLを用いたデジタル回路設計
・FPGA基板を用いたプロトタイプ評価
・組込みCPU,DSPのFW開発

勤務地

勤務地 神奈川県

勤務体系

雇用区分 正社員
勤務時間 勤務時間は7時間45分 (標準労働時間帯 9:00〜17:30)
コアタイム 9:30〜15:30として出勤退勤時間を選択できる月間フレックスタイム制あり

給与待遇

年収 600万円以上
休日休暇 完全週休2日制 (土・日)、フレックスホリデー (個人が設定できる連続休暇制度)、年末年始休暇、会社休日 (年間125日/2017年) 、年次有給休暇 (初年度17日、最大24日)
年間休暇平均取得日数 平均20日
福利厚生 社会保険完備 (健康・厚生年金・雇用・労災)、財形貯蓄制度、社員持株会、独身寮など
自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

モバイルオーデイオ商品の電気設計業務

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 モバイルオーディオ商品の電気設計業務、商品の電気設計業務を担っていただきます。
具体的にはデジタル回路設計、アナログ回路設計、高音質設計、小型・高密度基板設計、高周波設計などに加え、製品設計評価、海外事業所での試作・量産製品工場導入など商品設計全般の業務となります。

応募条件

学歴 高専卒以上
語学力 英語レベル:
・共通の話題であればほぼやり取りができること。
・英語でのメールのやりとりや簡単な技術的会話ができること。
スキル・資格 【必須】
 ・デジタル回路設計、アナログ回路設計の知識及び経験。
 ・Audioの回路設計の知識及び経験。
 ・商品設計経験3年以上

【歓迎】
 ・システム設計に関する知識及び業務経験。
 ・電気CADの知識及び経験
 ・セット量産の立ち上げ経験
 ・海外製造所への導入経験。
応募条件 自部署、他部署との連携があるので、協調性、様々なプロセスに対応する柔軟性を持ち合わせている方を求めています。また、新しい事に興味を持ち積極的に取り組むことができる方に来ていただきたいです。
音楽が大好きな方も大歓迎です。

勤務地

勤務地 東京都

勤務体系

雇用区分 正社員
勤務時間 勤務時間は7時間45分 (標準労働時間帯 9:00〜17:30)
コアタイム 9:30〜15:30として出勤退勤時間を選択できる月間フレックスタイム制あり

給与待遇

年収 600万円以上
休日休暇 完全週休2日制 (土・日)、フレックスホリデー (個人が設定できる連続休暇制度)、年末年始休暇、会社休日 (年間125日/2017年) 、年次有給休暇 (初年度17日、最大24日)
年間休暇平均取得日数 平均20日
福利厚生 社会保険完備 (健康・厚生年金・雇用・労災)、財形貯蓄制度、社員持株会、独身寮など
自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

デジタル回路設計

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 下記、いずれかの業務を担当していただきます。
・高速インターフェースのLink(プロトコル)層の回路設計:仕様策定、回路アーキテクチャの考案と回路設計、検証、評価まで一連の開発業務を担当します。海外企業との規格の協議に参加する場合もあります。
・信号処理回路開発:イメージセンサ製品の差異化を担うアルゴリズムの開発とその回路の設計・検証を担当します。アナログ設計者との連携で業務を進めていきます。
・超低消費電力設計技術の開発:デジタル回路の超低消費電力化を実現するための技術開発を行います。
募集背景 デジタル回路の高速化と同時に低消費電力化が急務となっている。高速IF、信号処理および超低消費電力設計技術の開発を担当できるデジタル回路設計エンジニアを補強する。

応募条件

学歴 高専卒以上
語学力 ■必須:
業務に関する英語のドキュメントを読んで理解できる方。

■尚可:
海外の関連会社や研究機関・企業との技術的な議論や共同開発ができる英語力
スキル・資格 ■必須:
デジタル回路設計・検証スキル。
■尚可:
・高速インターフェースの規格書(英語)を読んで、回路アーキテクチャを考案できる方。
・回路規模・消費電力を意識して信号処理アルゴリズムの回路を最適化できる方。
・回路図を用いた論理回路設計の経験のある方。
・クロックツリー、Timingマージンなど、後工程についての一定の知識のある方。

勤務地

勤務地 神奈川県

勤務体系

雇用区分 正社員
勤務時間 勤務時間は7時間45分 (標準労働時間帯 9:00〜17:30)
コアタイム 9:30〜15:30として出勤退勤時間を選択できる月間フレックスタイム制あり

給与待遇

年収 600万円以上
休日休暇 完全週休2日制 (土・日)、フレックスホリデー (個人が設定できる連続休暇制度)、年末年始休暇、会社休日 (年間125日/2017年) 、年次有給休暇 (初年度17日、最大24日)
年間休暇平均取得日数 平均20日
福利厚生 社会保険完備 (健康・厚生年金・雇用・労災)、財形貯蓄制度、社員持株会、独身寮など
自分のライフスタイルにあった福利厚生を、数多くのプログラムの中から自分の意思で選択することが可能です。

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

アナログ回路設計エンジニア

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 距離画像センサーの開発を、要素技術検討から商品化まで幅広く行っていただきます。新規回路、新規アーキテクチャ開発、設計仕様策定、設計/検証、評価を行い、新製品/新市場開拓の差異化につながる技術を商品化、低消費電力、かつ小型ながら高精度な測距性能を実現することにより、センシングの進化で新たな価値を生み出していきます。
募集背景 .社内に少ない人材

応募条件

学歴 高専卒以上
語学力 必須
英語のデータブック・論文等を理解できるレベル。
尚可
海外開発拠点や他社協業による開発も行っている為、技術的なコミュニケーション可能な英語力があると良い。
メールベースでの英語コミュニケーション能力に加え、会話力があるとさらに良い。
スキル・資格 必須
・アナログ回路の設計・検証業務を5年以上経験している人。
・要求仕様からアナログ回路に仕様を落とし込み、実装及び検証・評価が行える人。
応募条件 尚可
・CMOSイメージセンサ回路設計経験がある人。

求める人物像
・新しい技術に挑戦し、困難を乗り越えて技術を実現する実力の有る方。
・新しいものにアグレッシブに挑戦する気概をお持ちの方。
・組織を越えて業務を進めるバイタリティのある方。

勤務地

勤務地 神奈川県

勤務体系

雇用区分 正社員

給与待遇

年収 600万円以上

企業情報

設立 1946年05月
資本金 6269億737万
従業員数 163,000
業種 電気・電子・家電・AV機器
事業内容 ■オーディオ
■ビデオ
■テレビ
■情報・通信
■半導体
■コンポーネント
正社員

超音波診断装置開発設計

職種 技術系(電気・電子)-ハードウェア/デジタル回路/アナログ回路/高周波回路
職務内容 医療用超音波診断装置(エコー診断装置)開発設計業務

応募条件

応募条件 医療用超音波診断装置(エコー診断装置)開発設計経験

勤務地

勤務地 東京都
転勤 なし

勤務体系

雇用区分 正社員

給与待遇

年収 500万円以上

企業情報

業種 医療機器・医薬